表贴式无自激的偏置网络
祝宁华 唐健 刘宇 李明 · 2016
收藏
阅读量:256
专利权人:
中国科学院半导体研究所
申请人:
中国科学院半导体研究所
通讯地址:
100083北京市海淀区清华东路甲35号
专利类型:
发明专利
专利号:
201610304577.0
公开日期:
2016.10.26
摘要:
本发明涉及一种表贴式的无自激偏置网络及其制作方法,偏置电路中薄膜电阻镀于陶瓷基板上表面,锥形电感紧贴于薄膜电阻,且锥形电感与薄膜电阻并联焊接。陶瓷基板开有一个或多个通孔。陶瓷基板上表面的薄膜电阻的两端通过导线连接于陶瓷基板下表面的电极上。通过薄膜电阻与锥形电感的并联,使得该并联回路的品质因数降低,从而使回路当中的自激频率得到很好的抑制。偏置网络电极位于陶瓷基板的反面,从而可以直接表贴于对应的偏置电路当中,方便了该偏置网络在电路当中的装配。
相关专家
相关课题